Оптимізация ядра перемножувалча сигналов

Основний зміст сторінки статті

Leonid Mykolaiovych Pavlov
Pavlo Valentynivych Kucherniuk

Анотація

Запропоновано критерій оптимальності ядра перемножувала сигналів, що враховує амплітуду вихідного сигналу і обмеження на параметри компонентів і рівень постійної складової. Визначено аргументи на основі аналізу чутливості компонентів схеми. Проведено порівняння швидкості збіжності пошуку оптимальної точки такими градієнтними методами, як метод  найшвидшого спуску і методом покоординатного спуску. Зроблений вибір на користь останнього.

Бібл. 4., рис. 7., табл. 5.

Блок інформації про статтю

Як цитувати
Pavlov, L. M., & Kucherniuk, P. V. (2016). Оптимізация ядра перемножувалча сигналов. Електроніка та Зв’язок, 21(1), 11–17. https://doi.org/10.20535/2312-1807.2016.21.1.80547
Розділ
Твердотільна електроніка

Посилання

Analog Devices. DC to 2.0 GHz Multiplier ADL5391.Rev.0. 06/07, 2006.

www.vak2.ed.gov.ru/idcUploadAutoref/renderFile/75066.

Timonteev, V. N., Velichko, L. M., & Tkachenko, V. A. (2009). Analogovie peremnojiteli signalov v radioelektronnoy apparature [Analog multipliers signals in electronic equipment]. Sumy: Radio and Communications (Rus).

Starchenko, E. I. (2007). Analogovye peremnozhiteli signalov so stabilnoy fazovoy harakteristikoyi [Analog voltage multipliers with a stable phase response]. Electronics and Communications No. 14, Pp. 117-122 (Rus).