Схемотехника сверхнизковольтного перемножителя сигналов
##plugins.themes.bootstrap3.article.main##
Аннотация
Рассмотрены условия перехода от условий работы традиционного дифференциального каскада, построенного МОП-транзисторах к условиям сверхнизковольтного режима работы в качестве перемножителя сигналов на весовые коэффициенты +1 и -1. Исследованы особенности схемотехники этого перемножителя сигналов, составляющего основу программируемого фильтра-коррелятора. Рассмотрены основные источники ошибки перемножения и сделана аналитическая оценка их величины. Исследованы условия выходного преобразования сигнала-продукта перемножения. Приведенаы практические схемы преобразователяей выходного сигнала.
Библ. 5, рис.5.
##plugins.themes.bootstrap3.article.details##
Это произведение доступно по лицензии Creative Commons «Attribution» («Атрибуция») 4.0 Всемирная.
Авторы, публикующиеся в данном журнале, соглашаются со следующими условиями:- Авторы сохраняют за собой права на авторство своей работы и предоставляют журналу право первой публикации этой работы на условиях лицензии Creative Commons Attribution License, которая позволяет другим лицам свободно распространять опубликованную работу с обязательной ссылокой на авторов оригинальной работы и оригинальную публикацию в этом журнале.
- Авторы сохраняют право заключать отдельные договора на неэксклюзивное распространение работы в том виде, в котором она была опубликована этим журналом (например, размещать работу в электронном архиве учреждения или публиковать в составе монографии), с условием сохраниения ссылки на оригинальную публикацию в этом журнале.
- Политика журнала разрешает и поощряет размещение авторами в сети Интернет (например в институтском хранилище или на персональном сайте) рукописи работы как до ее подачи в редакцию, так и во время ее редакционной обработки, так как это способствует продуктивной научной дискуссии и положительно сказывается на оперативности и динамике цитирования статьи (см. The Effect of Open Access).
Библиографические ссылки
Analog Devices. DC to 2.0 GHz Multiplier ADL5391.Rev.0. 7/06, 2006.
Gavlitski, A. I. (2009). Osobennosti shemotehniky sverhnizkovolytnyh pretsizionnyh analogovyh peremnozhytelei signalov [Features precision analog circuitry ultra low voltage voltage multipliers]. . Southern Federal University . Technical science. Issue No. 5, volume 94, Pp. 101-108 (Rus).
Pavlov, L. N. (2008) Integralnye diskretno-analogovye asinhronnye korrelyatory [Integrated digital-analog asynchronous correlators]. Proceedings of the higher educational institutions. Electronics, Vol. 51, Pp. 76-81 (Rus).
Muller, R. S., Kamins, T. I. (1989). Device Electronics for Integrated Circuits. ISBN 0-471-887558-7, John Wileu & Suns, New-York, Second Edition, 630.
http://www.analog.com/en/products/amplifiers/instrumentation-amplifiers.html.