Энергоэффективный, малошумящий контур фазовой автоподстройки частоты 2–5 ГГц
##plugins.themes.bootstrap3.article.main##
Аннотация
Предложено решение для системы фазовой автоподстройки частоты (ФАПЧ) с низким энергопотреблением и шумовыми характеристиками. Сигналы активации и деактивации ФАПЧ рассмотрены на системном уровне . Внедренная техника в значительной степени улучшает энергосбережение и уменьшает случайные изменения фазы. В результате удалось уменьшить затраты энергии и фазовый шум примерно на 35- 38% при увеличении площади рабочей поверхности приблизительно на 17%
##plugins.themes.bootstrap3.article.details##
Это произведение доступно по лицензии Creative Commons «Attribution» («Атрибуция») 4.0 Всемирная.
Авторы, публикующиеся в данном журнале, соглашаются со следующими условиями:- Авторы сохраняют за собой права на авторство своей работы и предоставляют журналу право первой публикации этой работы на условиях лицензии Creative Commons Attribution License, которая позволяет другим лицам свободно распространять опубликованную работу с обязательной ссылокой на авторов оригинальной работы и оригинальную публикацию в этом журнале.
- Авторы сохраняют право заключать отдельные договора на неэксклюзивное распространение работы в том виде, в котором она была опубликована этим журналом (например, размещать работу в электронном архиве учреждения или публиковать в составе монографии), с условием сохраниения ссылки на оригинальную публикацию в этом журнале.
- Политика журнала разрешает и поощряет размещение авторами в сети Интернет (например в институтском хранилище или на персональном сайте) рукописи работы как до ее подачи в редакцию, так и во время ее редакционной обработки, так как это способствует продуктивной научной дискуссии и положительно сказывается на оперативности и динамике цитирования статьи (см. The Effect of Open Access).
Библиографические ссылки
J. Huang, L. Tao and Z. Li, "A low-jitter and low-power clock generator," 2010 10th IEEE International Conference on Solid-State and Integrated Circuit Technology, 2010, pp. 385-387, doi: 10.1109/ICSICT.2010.5667706.
Dasnurkar S., Abraham J. “PLL lock time prediction and parametric testing by lock waveform characterization”, IEEE 16th International Mixed-Signals, Sensors and Systems Test Workshop, Jul 2010, pp.1-5.
S. P. Bruss and R. R. Spencer, "A 5GHz CMOS PLL with low KVCO and extended fine-tuning range," 2008 IEEE Radio Frequency Integrated Circuits Symposium, 2008, pp. 669-672, doi: 10.1109/RFIC.2008.4561526.
Roland E. Best, Phase-Locked Loops design, simulation and applications,McGraw-Hill, 2003, p. 417 ISBN-10: 0071412018
Kuhyunk K., Kaushik R. Variation Resilient Low-Power Circuit Design Methodology using On-Chip Phase locked Loop, DAC, p. 934-939, Jun. 2007
K. Roy, S. Mukhopadhyay and H. Mahmoodi-Meimand, "Leakage current mechanisms and leakage reduction techniques in deep-submicrometer CMOS circuits," in Proceedings of the IEEE, vol. 91, no. 2, pp. 305-327, Feb. 2003, doi: 10.1109/JPROC.2002.808156.
Masanori K., Hiroaki S. Phase-adjustable error detection flip-flops with 2-stage hold driven optimization and slack based grouping scheme for dynamic voltage scaling, DAC, Jun. 2008
HSPICE Applications Manual, Synopsys Inc, p.196, 2010